三星 10 纳米研发传加快 10 倍

分享到:
203
下一篇 >

三星电子(Samsung Electronics Co.)传出又将抢在台积电之前,推出10纳米制程技术,但这次质量能否顾好,不再出现之前 14 纳米制程省电效能反而略输给台积电 16 纳米制程的窘况,市场将密切关注。 韩媒 BusinessKorea 4 日报导,根据业界消息,三星*近已购入一台造价高昂的电子设计自动化(Electronic Design Automation,EDA)工具,可提升 10 纳米制程技术的良率、进而提前量产。消息显示,三星打算采纳全球*大 EDA 生产商 Synopsys Inc. 的 10 纳米半导体 EDA 工具「IC Compiler 2」,而这款设备也已通过三星的品管测试。Synopsys 指出,IC Compiler 2 可将制程技术的研发进度加快 10 倍。 当制程微缩至 10 纳米以下之后,芯片整合的程度也会大增,因此多数公司都面临良率难以提升的问题。EDA 工具可系统性地找出芯片制程每个阶段(包括设计、制造前、制造后以及测试阶段)隐藏的错误,进而快速提高良率。 虽然三星依旧宣称,10 纳米制程芯片仍预定 2016 年底量产,相较之下台积电计划在明年第 3 季量产 10 纳米芯片、比三星表定的时程提前一季。不过,市场认为,三星应有机会赶上台积电。由于苹果可能想对 iPhone 7 的处理器「A10」使用 10 纳米制程技术,因此三星、台积电的 10 纳米量产时程、良率势必会影响到接单状况。 假如三星、台积电都可如期在明年下半年量产 10纳米芯片,那将顺利超越全球*大半导体商英特尔(Intel Corp.)的制程进度。英特尔之前曾正式宣布,10 纳米的 Cannonlake 处理器将在 2017 年下半年发表。

你可能感兴趣: 业界新闻 三星 Synopsys EDA 半导体
无觅相关文章插件,快速提升流量