中芯采用Cadence数字工具流程为40nm芯片设计提供高性能

分享到:
153
下一篇 >

 要点:

中芯国际新款40纳米 Reference Flow5.1结合了*先进的Cadence CCOpt和GigaOpt工艺以及Tempus 时序签收解决方案

新款RTL-to-GDSII数字流程支持Cadence的分层低功耗流程和*新版本的通用功率格式(CPF)

Cadence设计系统公司与中芯国际集成电路制造有限公司(“中芯国际”)近日共同宣布中芯国际已采用Cadence 数字工具流程,应用于其新款SMIC Reference Flow 5.1,一款为低功耗设计的完整的RTL-GDSII 数字流程。Cadence流程结合了先进功能,以帮助客户为40纳米芯片设计提高功率、性能和面积。

流程中使用的Cadence工具有:RTL Compiler、Encounter® Digital Implementation System、Encounter Conformal® Low Power、Cadence QRC Extraction、TempusTM Timing Signoff Solution、Encounter Power System、Physical Verification System和Cadence CMP Predictor。

SMIC新款Reference Flow 5.1支持Cadence时钟同步优化技术(CCOpt),这是Cadence Encounter®数字实现系统的关键特征。其认证过程显示:与传统的时钟树综合方案相比,CCOpt能够在SMIC 40纳米流程上降低14%的功耗、节省11%的面积、提高4%的性能。

gCadence的层次化低功耗数字流程,结合了*新版本的流行功率格式CPF2.0。

gCadence的物理验证系统(PVS),包括中芯国际的**使用Cadence PVS的在线40纳米DRC/LVS 验证规则文件,以及SMIC**40纳米的Dummy Fill规则文件。

gGigaOpt技术,进行了RTL-to-GDSII的核心优化。

“我们与Cadence紧密合作以确保我们双方的客户都能充满信心地使用*新的Cadence数字工具,从而推进中芯国际40纳米制程芯片的制造。”中芯国际设计服务中心**副总裁汤天申表示:“该新参考流程为我们的客户提供了先进的工艺,提高了诸如功率、性能和面积等关键指标。”

“中芯国际的Reference Flow 5.1为我们的客户提供了一个如何在*大限度提升芯片质量的同时,有效地从设计过渡到生产的清晰指南。”Cadence战略总监兼数字和签收集团**副总裁徐季平博士表示:“由于芯片设计固有的复杂性仍在发展,Cadence将继续与中芯国际加强合作,为客户提供强大的自动化工具,助其取得商业成功。”

你可能感兴趣: 业界新闻 集成电路 芯片
无觅相关文章插件,快速提升流量