智原研发IP,获联电28nm制程验证

分享到:
191
下一篇 >
IC设计服务厂智原(3035)昨日宣布,自行开发的V-by-One HS物理层(PHY)和控制器IP,已于联电28奈米HPCU制程通过验证,可实现**的视觉体验于车用信息娱乐系统、车用摄影系统、及超高画质电视屏幕等热门产品。

智原指出,藉由和***面板大厂十多年的合作经验(开发项目包含LVDS IP、T-Con ASIC等),进而累积高速影像接口的系统知识。

在制程迈入40奈米以及28奈米后,智原致力将V-by-One HS IP应用在芯片到芯片之间的高带宽影像传输,相较旧有的LVDS方案提供屏幕更高分辨率的影像显示。 此外,针对高速传输讯号的质量改善及抗干扰能力,智原藉由优化设计架构以补偿系统内的数据传输损耗。

智原科技总经理王国雍表示,智原在IP开发策略上,将高带宽数据传输做为其中一项重点。 而这项高速影像传输IP,符合*新1.4版V-by-One HS标准规范,支持4 Gbps高速传输于TX端与RX端。

王国雍进一步表示,智原提供ASIC业界*完整的影像传输接口IP解决方案,包括LVDS、Sub-LVDS、MIPI、与V-by-One。 未来将延续在0.13微米与40奈米V-by-One IP的成功经验,有信心进一步结合28奈米制程,在显示设备市场取得商机。

你可能感兴趣: 业界新闻 ASIC 芯片 屏幕
无觅相关文章插件,快速提升流量