Microsemi以FPGA技术推出RISC-V核心

分享到:
21531
下一篇 >
半导体厂商美高森美(Microsemi)宣布率先推出以FPGA为基础的RISC-V软IP处理内核,同时还会提供完整的软件工具链协助厂商从事嵌入设计。由于美高森美的RISC-V采开放架构,因此任何搭载RISC-V内核的芯片都可运行美高森美软件写成的程式。

根据EE Times报导,美高森美与SiFive合作开发的RISC-V本质上并不算是处理器核心,而是一个以既定精简指令级运算(RISC)原则为基础的开放源码指令集架构(ISA),并适用于仓储型云端电脑、高阶智能型手机,乃至小型嵌入系统等各种现代运算装置。

RISC-V与多数ISA不同的是,它可允许各种类型的使用,任何人都可进行RISC-V的设计、制造,以及芯片、软件的贩售。由于RISC-V的开放源码RTL可公开被检视,因此在可靠性及**性上比起**核心更有保障。

RV32IM RISC-V核心可适用于美高森美的IGLOO2 FPGA、SmartFusion2 SoC FPGA,以及RTG4 FPGA。此外,Linux平台上的Eclipse-based SoftConsole整合式软件开发环境(IDE)与Libero SoC Design Suite都可提供完整的设计支援。

美高森美RV32IM RISC-V核心可透过eNVM或SPI Flash启动。以100 MHz的SmartFusion2执行为例,RV32IM RISC-V核心提供5阶管线式架构,且只需消耗12K的逻辑元件,就可达到每兆赫1.1 Dhrystone MIPS的处理能力。

美高森美RV32IM RISC-V核心的目标市场包括通讯、工业、国防与汽车产业。另外像是近来兴起的影音与成像系统、定性多轴马达控制器,以及EtherCAT驱动控制器也都是可行的解决方案。

你可能感兴趣: 业界新闻 Microsemi FPGA 控制器 软件
无觅相关文章插件,快速提升流量